低功耗嵌入式設計風潮興

實現晶片層級耗電量微縮 電壓調整技術成效顯著

作者: Heinrich Hillmayr
2008 年 05 月 08 日
隨著半導體製程不斷朝更先進方向演進,致使得晶片電路密度加大,而影響靜態與動態耗電量大增,為能有效解決此一問題,電壓調整技術也應運而生。
》想看更多內容?快來【免費加入會員】【登入會員】,享受更多閱讀文章的權限喔!
標籤
相關文章

掌握各種物理原理 電容式觸控感測系統輕鬆打造

2009 年 02 月 11 日

結合FPGA設計 醫療設備開發捨軟求硬更可靠

2010 年 07 月 01 日

縮短產品設計/上市時程 I<sup>2</sup>C數位可編程XO吸睛

2011 年 10 月 03 日

矽晶片融合技術助力 SoC FPGA設計架構脫穎而出

2012 年 11 月 18 日

行動裝置需求爆發 LTE晶片商競推SoC方案

2012 年 12 月 03 日

強化電壓承受力與抗干擾性能 雙向可控矽改善dV/dt設計

2016 年 11 月 12 日
前一篇
滿足多元控制/存取 ZigBee Gateway趁勢而起
下一篇
太克即時頻譜分析儀獲編輯推薦獎